HC08 : 68HC08AS20. Advance information
Tipo de material: TextoDetalles de publicación: Colorado : Motorola, 1999.Descripción: 383 pTema(s):
Contenidos:
General description;Memory map;Random-access memory (RAM);Read-only memory (ROM);Mask options;Electrically erasable programmable ROM (EEPROM);Central processor unit (CPU);Clock generator module (CGM);System integration module (SIM);Low-voltage inhibit (LVI);Break module (Break);Monitor ROM (MON);Computer operating properly (COP);External interrupt (IRQ);Input/ouput(I/O) ports;Timer interface (TIM);Serial communications interface (SCI);Serial peripheral interface (SPI);Analog-to-digital converter (ADC);Byte data link controller-digital (BDLC-D);Electrical specifications;Mechanical specifications;Ordering information
Biblioteca actual | Signatura topográfica | Estado | Fecha de vencimiento | Código de barras | |
---|---|---|---|---|---|
Koha Ingenieria | 681.321 MOT - Bloque 23 (Navegar estantería(Abre debajo)) | Disponible | 32935 |
Navegando Koha Ingenieria estanterías Cerrar el navegador de estanterías (Oculta el navegador de estanterías)
No hay imagen de cubierta disponible | No hay imagen de cubierta disponible | No hay imagen de cubierta disponible | No hay imagen de cubierta disponible | No hay imagen de cubierta disponible | No hay imagen de cubierta disponible | No hay imagen de cubierta disponible | ||
681.321 MOT - Bloque 23 MC68306 : Integrated EC000 Processor. User's manual | 681.321 MOT - Bloque 23 M68824 user's manual : Token bus controller | 681.321 MOT - Bloque 23 MC68030 : Enhanced 32-bit. Microprocessor user's manual | 681.321 MOT - Bloque 23 HC08 : 68HC08AS20. Advance information | 681.321 MOT - Bloque 23 M68HC11 Reference Manual. | 681.321 MOT - Bloque 23 DSP56800E : 16-bit digital signal processor core. Reference manual. | 681.321 MOT - Bloque 23 DSP56301 User's Manual : 24-bit Digital Signal Processor. |
General description;Memory map;Random-access memory (RAM);Read-only memory (ROM);Mask options;Electrically erasable programmable ROM (EEPROM);Central processor unit (CPU);Clock generator module (CGM);System integration module (SIM);Low-voltage inhibit (LVI);Break module (Break);Monitor ROM (MON);Computer operating properly (COP);External interrupt (IRQ);Input/ouput(I/O) ports;Timer interface (TIM);Serial communications interface (SCI);Serial peripheral interface (SPI);Analog-to-digital converter (ADC);Byte data link controller-digital (BDLC-D);Electrical specifications;Mechanical specifications;Ordering information
No hay comentarios en este titulo.
Ingresar a su cuenta para colocar un comentario.